Le Japon, nouveau hub des semi-conducteurs

Le Japon, nouveau hub des semi-conducteurs
Publié le 24 février 2026 par Vincent Barret

Le « déclin » japonais dans les semi-conducteurs est souvent raconté comme une fable morale : hubris des années 1980, choc du Plaza Accord en 1985, éclatement de la bulle, sclérose des conglomérats, puis effacement face à la Silicon Valley, Taïwan et la Corée. Ce récit est séduisant parce qu’il est simple.

L’industrie des semi-conducteurs n’est pas un marché unique ; c’est une superposition de couches : matériaux, chimie, équipements, procédés, fabrication, design, logiciels, intégration système. Lire l’histoire japonaise uniquement à travers les parts de marché finales revient à ignorer cette stratification.

L’âge d’or : la victoire par la discipline industrielle

Historiquement, la domination japonaise s’est ancrée dans un modèle spécifique : l’État développeur, la coopération étroite entre administrations, banques et keiretsu, et une obsession de la qualité industrielle.

Dans les années 1970-1980, la victoire dépend avant tout de la discipline de procédé, du rendement, du contrôle qualité et des volumes. La DRAM la mémoire est alors le « pétrole » de la première ère informatique : une commodité indispensable, tirée par des cycles massifs d’investissement.

C’est le terrain naturel du Japon : industrialisation rigoureuse, sous-traitance ultra spécialisée, culture du zéro défaut, accumulation de savoir tacite. À la fin des années 1980, le Japon dépasse 50 % de parts de marché mondiales. En 1989, six des dix plus grands fabricants de puces sont japonais. NEC, Toshiba et Hitachi dominent la mémoire mondiale.

La véritable rupture intervient dans les années 1990. La valeur se déplace de la mémoire commoditisée vers la logique, où l’avantage compétitif repose de plus en plus sur la conception, les architectures, les outils logiciels et les écosystèmes.

C’est le passage d’un capitalisme de la machine à un capitalisme de la propriété intellectuelle.

Taïwan perfectionne le modèle fabless/foundry à grande échelle : la fabrication devient un service. Les États-Unis consolident leur avance en design, en EDA et en capital-risque. La Corée industrialise la mémoire avec une agressivité capitalistique exceptionnelle.

Le Japon, fidèle à son modèle d’intégration verticale, tarde à s’adapter à cette nouvelle logique de plateforme. Il perd du terrain sur la logique et les produits grand public donc la vitrine.

La retraite stratégique vers les intrants critiques

Pourtant, parler d’effacement est trompeur. Le Japon change de terrain.

Plutôt que de s’épuiser dans une compétition défavorable, il se repositionne sur les intrants critiques : chimies ultra pures, photo-résines, wafers, découpe de précision, inspection de masques, métrologie, équipements de dépôt et de gravure, contrôle des contaminants.

Ces segments sont difficiles à commoditiser. Ils reposent sur des décennies de savoir-faire tacite et d’itérations invisibles. Le Japon ne quitte pas l’industrie : il change d’étage.

Ce déplacement, longtemps interprété comme un recul, apparaît aujourd’hui comme une relocalisation stratégique vers les goulots d’étranglement de la chaîne mondiale. On ne fabrique pas de puces de pointe sans intrants japonais. Le Japon ne disparaît pas : il devient indispensable.

Géopolitiquement, il s’agit d’un déplacement du pouvoir. Au lieu de vendre le produit final, le Japon devient indispensable au produit final.

Plus la production se concentre dans quelques hubs notamment à Taïwan plus la dépendance envers certains intrants augmente. À mesure que les nœuds technologiques avancent (EUV, tolérances atomiques, exigences de pureté extrême), l’importance des fournisseurs de « chokepoints » grandit.

Plus l’industrie se sophistique, plus le Japon redevient central, car la sophistication est précisément son terrain.

Un nouveau point d’inflexion géopolitique

L’architecture géopolitique qui a permis à Taïwan de devenir la fonderie centrale du monde démocratique paraît aujourd’hui fragile. Le « bouclier de silicium » ressemble de plus en plus à une cible.

Ce moment n’est pas une simple histoire de rattrapage japonais, mais une fenêtre d’opportunité. Les vents géopolitiques, les arbitrages énergétiques et la réactivation de la politique industrielle créent les conditions d’un pivot structurel.

C’est dans ce contexte qu’émerge le projet Rapidus, consortium soutenu par l’État visant la production de puces de 2 nanomètres à Hokkaidō.

Certes, la part de marché japonaise est passée de plus de 50 % à la fin des années 1980 à environ 10 % en 2019. Aucun groupe japonais ne figure aujourd’hui parmi les dix premiers mondiaux en revenus. Mais cette lecture masque une réalité plus nuancée.

Le Japon demeure compétitif dans plusieurs segments clés : mémoire NAND, semi-conducteurs de puissance, microcontrôleurs, capteurs d’image CMOS. Surtout, il conserve une position dominante dans de nombreux intrants critiques.

L’histoire n’est donc pas celle d’un effondrement, mais d’une mutation : le passage d’une puissance visible de produits finis à une puissance structurelle des infrastructures invisibles. Dans un monde où la résilience des chaînes d’approvisionnement devient stratégique, cette invisibilité pourrait bien redevenir un avantage décisif.

La panique américaine face à la montée japonaise

Le volume massif de production japonaise dans les années 1970-1980 était si écrasant qu’il déclencha une véritable panique à Washington. À mesure que le Japon gagnait en dynamisme économique, les décideurs américains commencèrent à le percevoir comme un concurrent stratégique majeur.

Ils s’inquiétaient notamment du fait que des entreprises japonaises, soutenues par des subventions à l’exportation, inondaient le marché américain de puces et d’électronique grand public afin d’évincer les acteurs américains, tout en maintenant un accès limité au marché japonais.

L’accord de 1986 : un commerce administré

Face au mécontentement croissant, les États-Unis firent pression sur Tokyo, aboutissant à l’Accord nippo-américain sur les semi-conducteurs.

Cet accord autorisait Washington à imposer des prix minimums sur les puces vendues aux États-Unis et exigeait que la part étrangère du marché japonais des semi-conducteurs passe de 10 % à 20 %.

Conçu comme un accord de commerce administré visant à empêcher le « dumping », il eut un double effet : il affaiblit la compétitivité japonaise à l’export et facilita l’ascension de concurrents américains, sud-coréens et taïwanais.

Les entreprises américaines, se recentrant sur la conception, commencèrent progressivement à confier leur production à des fondeurs comme TSMC.

L’effet domino : l’électronique grand public en crise

Selon Shuhei Yamada, professeur à l’université J.F. Oberlin de Tokyo, une autre cause du déclin réside dans la perte de compétitivité des géants japonais de l’électronique grand public comme Toshiba et Hitachi.

Engagées dans une guerre des prix avec la Chine, ces entreprises virent leurs ventes chuter ce qui réduisit simultanément la demande interne pour leurs propres semi-conducteurs.

Les divisions électronique et semi-conducteurs, interdépendantes, « se tiraient mutuellement vers le bas ». Faute de capitaux suffisants, les groupes hésitaient à se spécialiser ou à abandonner certaines activités, freinant leur adaptation.

L’industrie des semi-conducteurs est soumise à des cycles violents hauts et bas tous les trois à quatre ans exigeant des investissements massifs et continus.

Même en période de ralentissement, les leaders mondiaux poursuivent leurs investissements pour ne pas perdre de temps technologique.

Les entreprises japonaises, plus prudentes, peinaient à soutenir cette stratégie agressive. Comme l’expliqua Jim Hamajima, président de SEMI Japon et ancien dirigeant de Tokyo Electron, investir massivement dans les puces paraissait risqué comparé à leurs activités traditionnelles.

Pendant ce temps, les acteurs coréens comme Samsung Electronics et SK Hynix adoptaient une stratégie d’investissements massifs, avec des décisions plus rapides et des coûts plus bas.

Des fusions sans leadership

Dans les années 1990, les entreprises japonaises tentèrent de survivre par la consolidation. Mais les fusions échouèrent souvent faute de leadership fort.

Les entités fusionnées continuaient d’agir comme deux entreprises distinctes, ralentissant les décisions stratégiques dans un secteur où la vitesse était devenue cruciale.

À la fin des années 1990, le modèle dominant évolua : on passa d’entreprises verticalement intégrées à des acteurs spécialisés, soit dans la conception, soit dans la fabrication.

Fondée en 1987, TSMC initia le modèle de la fonderie « pure-player », séparant conception et production.

Pour les entreprises japonaises, habituées au modèle intégré concevoir et fabriquer cette séparation paraissait presque hérétique. Pourquoi concevoir un produit que l’on ne fabrique pas soi-même ?

Pendant que la Silicon Valley, avec Intel, et Taïwan redéfinissaient la structure de l’industrie, le Japon continuait d’optimiser le rendement manufacturier.

Résultat : le pays perdit progressivement le marché de la logique, puis celui de la mémoire standardisée.

Le véritable coup fatal : le dilemme de l’innovateur

Le problème central ne fut pas seulement commercial, mais stratégique : le dilemme de l’innovateur.

Les keiretsu japonais étaient des géants intégrés produisant aussi bien des puces que des aspirateurs ou des centrales nucléaires. Lorsque l’avantage compétitif passa de la discipline industrielle à l’architecture et au logiciel, ils restèrent focalisés sur l’excellence matérielle.

Ils perfectionnaient le hardware pendant que l’écosystème mondial réécrivait les règles du jeu.

Pourtant, le Japon ne disparut pas. Il remonta dans la chaîne de valeur.

Plutôt que de mener une guerre perdue sur les puces standardisées, les entreprises japonaises se concentrèrent sur les équipements et matériaux difficiles à standardiser, reposant sur le savoir tacite — le monozukuri.

Aujourd’hui, le Japon détient plus de 50 % du marché mondial des matériaux pour semi-conducteurs. Dans certains segments critiques, comme les résines photosensibles EUV, cette part frôle les 100 %.

On ne peut pas produire une puce avancée chez TSMC sans les matériaux de Shin-Etsu Chemical.
On ne peut pas traiter un wafer sans Tokyo Electron.
On ne peut pas découper un lingot de silicium sans Disco Corporation.

Le Japon n’a donc pas quitté l’industrie : il en contrôle désormais les fondations invisibles.

Par exemple, le Japon détient 88 % de part de marché mondiale pour les coatters/révélateurs (Tokyo Electron, Screen Holdings), 53 % pour les plaquettes en silicium (Shin-Etsu Chemical, Sumco) et 50 % pour les photorésistans (Shin-Etsu, JSR, Tokyo Ohka Kogyo).

En effet, il ne faut pas enterrer les compétences exceptionnelles du Japon en matière d’outils et de matériaux nécessaires aux techniques de fabrication de puces les plus avancées, les fournisseurs japonais figurant souvent parmi les meilleurs au monde dans leurs domaines de spécialisation.

  • Lithographie EUV : le Japon produit une grande partie des équipements qui rendent possible l’utilisation de la lithographie ultraviolette extrême (EUV) pour la fabrication de puces aux nœuds technologiques avancés. Tokyo Electron (TEL), entreprise japonaise, détient la quasi-totalité du marché mondial des systèmes de revêtement/développement en ligne pour l’EUV, la technique de lithographie que Rapidus utilisera pour fabriquer des puces de 2 nm.
  • Empilage de puces : TEL collabore étroitement avec IBM pour permettre la première empilage de puces au monde sur des plaquettes de 300 mm. TEL est fortement implantée au sein du Centre des sciences et de l’ingénierie à l’échelle nanométrique d’Albany (CNSE), à Albany, dans l’État de New York, en y détachant des centaines d’employés.
  • Photomasques : les entreprises japonaises JEOL et NuFlare détiennent 91 % du marché mondial de la fabrication de masques pour la lithographie EUV.
  • Traitement des résines photosensibles : les entreprises japonaises TEL et SCREEN détiennent 96 % du marché mondial des équipements nécessaires au traitement des résines photosensibles.
  • Résines photosensibles haut de gamme : Quatre entreprises japonaises, Shin-Etsu Chemical, Tokyo Ohka Kogyo, JSR et Fujifilm Electronic Materials, représentent 75 % de la production mondiale de résines photosensibles haut de gamme destinées à la fabrication de puces de pointe et détiennent un quasi-monopole sur les résines photosensibles nécessaires à la fabrication de dispositifs par lithographie EUV. Une cinquième entreprise japonaise, Sumitomo Chemicals, est récemment entrée sur le marché de la production de résines photosensibles.
  • Usinage de cristaux sur plaquettes : Les entreprises japonaises Accretech, Okimoto, Toyo et Disco détiennent 95 % du marché mondial des équipements nécessaires à l’usinage de cristaux sur plaquettes. Les entreprises japonaises Rorze, Daifuku et Muratech détiennent quant à elles 88 % du marché mondial des équipements de manipulation de plaquettes.
  • Matériaux semi-conducteurs : Le Japon est le premier producteur mondial de matériaux semi-conducteurs, un statut qu’il occupe depuis des décennies, détenant plus de 50 % des parts de 14 des matériaux les plus critiques nécessaires à la fabrication de puces, notamment les photomasques, la photorésine et les plaquettes de silicium.
  • Conditionnement 3D des puces : Les fournisseurs japonais de matériaux pour semi-conducteurs, dont Nissan Chemical et Showa Denko, investissent massivement dans le développement et la production des matériaux nécessaires au conditionnement 3D des puces. En 2024, Nissan Chemical lancera la production en série d’un adhésif de collage temporaire utilisé dans le conditionnement 3D pour maintenir les plaquettes de silicium sur les substrats de verre pendant le polissage et l’empilement, tout en permettant leur retrait sans dommage.
  • Plaquettes de silicium : les entreprises japonaises de matériaux SUMCO et Shin-Etsu Chemical détiennent à elles deux 60 % du marché mondial des plaquettes de silicium, essentielles à la fabrication des puces.

L’erreur consiste à supposer que parce que le Japon a perdu la guerre B2C des puces, il a perdu les compétences. Ce n’est pas le cas.

La « mémoire musculaire » de l’ingénierie de précision est toujours là, encapsulée dans les entreprises de matériaux, d’équipements et de procédés. Le projet Rapidus vise précisément à libérer cette capacité latente et à la réappliquer à la fabrication de puces logiques avancées.

Pourquoi maintenant ? La tarification du risque systémique

Pourquoi le gouvernement japonais injecte-t-il soudainement des milliers de milliards de yens dans un secteur qu’il semblait avoir délaissé ?

La réponse tient en un mot : le risque.

Pendant quarante ans, la chaîne d’approvisionnement mondiale des semi-conducteurs a été optimisée pour l’efficacité. Le « Juste-à-Temps » était la doctrine dominante. Peu importait le lieu de production, tant que les puces étaient fiables et peu coûteuses.

Cette logique a concentré près de 90 % de la production de puces avancées sur une île que la Chine considère comme une province renégate.

Puis survint la pandémie de COVID-19. Puis les pénuries de puces, qui forcèrent notamment Toyota à interrompre ses chaînes de production. Puis la prise de conscience à Washington comme à Tokyo : si le détroit de Taïwan se ferme, l’économie mondiale s’arrête.

Nous sommes passés du « Juste-à-Temps » au « Juste-au-Cas ».

La théorie du « bouclier de silicium » selon laquelle Taïwan serait trop stratégique pour être attaquée s’est inversée. La concentration extrême des capacités de production est désormais perçue comme un risque systémique.

Bien avant la pandémie, le ministère japonais de l’Économie, du Commerce et de l’Industrie (METI) avait engagé, dès 2019, des discussions pour attirer TSMC au Japon.

Le risque de conflit en Asie de l’Est, ainsi que la possibilité d’instrumentaliser les interdépendances via des contrôles à l’exportation, ont transformé la production nationale de semi-conducteurs en enjeu de sécurité nationale.

De la résilience industrielle à la sécurité économique

Le Japon disposait déjà d’une culture de gestion du risque forgée par les catastrophes naturelles. Après le COVID, les entreprises ont renforcé leurs systèmes de gestion de chaîne d’approvisionnement : multi-approvisionnement, partage accru d’informations avec les fournisseurs, constitution de stocks stratégiques.

Au niveau national, la politique industrielle s’inscrit désormais dans une vision plus large de sécurité économique.

En juin 2021, le METI a annoncé une nouvelle stratégie pour les industries des semi-conducteurs et du numérique. Elle repose sur trois piliers :

  1. Création de bases de production nationales.
  2. Alliances technologiques de nouvelle génération avec les États-Unis.
  3. Développement de technologies d’avenir révolutionnaires.

Les projets internationaux de TSMC offrent un test comparatif éclairant.

  • L’usine de Kumamoto (annoncée en octobre 2021) a atteint la production de masse en décembre 2024 environ 38 mois.
  • L’usine d’Arizona (annoncée en mai 2020) n’a atteint la production initiale qu’au début de 2025 environ 57 mois, soit 50 % plus lent, malgré des subventions plus importantes.

Les difficultés rencontrées aux États-Unis pénuries de main-d’œuvre, frictions culturelles, complexité réglementaire illustrent combien il est difficile de recréer une culture manufacturière avancée.

Les États-Unis conservent des leaders du design comme Nvidia et Apple, mais ont largement externalisé le monozukuri.

Le Japon comme pivot du « friend-shoring »

Le Japon représente un arbitrage stratégique idéal :

  • Alliée politique des États-Unis.
  • Système institutionnel stable.
  • Yen faible rendant les investissements attractifs.
  • Écosystème industriel encore intact.

Dans cette logique de « friend-shoring », Tokyo attire désormais précisément les entreprises étrangères qui avaient supplanté ses propres champions.

Ces dernières années, des subventions publiques substantielles ont convaincu des acteurs majeurs comme TSMC, Micron Technology et Samsung Electronics d’investir au Japon. Pour certains projets notamment celui de Samsung le soutien gouvernemental représente environ 50 % de l’investissement total.

Dans ce contexte, Rapidus incarne l’ambition la plus audacieuse : réintroduire au Japon la fabrication de puces logiques de pointe (2 nm).

Il ne s’agit pas simplement de subventions, mais d’un repositionnement stratégique face à la fragmentation géopolitique.

Le Japon n’essaie pas de recréer le monde des années 1980. Il tente de devenir le nœud redondant indispensable d’une infrastructure informatique occidentale désormais pensée en termes de résilience plutôt que d’efficacité pure.

L’histoire n’est donc pas celle d’un retour nostalgique, mais celle d’une revalorisation stratégique d’un savoir-faire qui n’avait jamais disparu.

Parmi les nouveaux investisseurs étrangers figure le fabricant américain de puces mémoire Micron, qui a annoncé en 2023 investir jusqu’à 3,7 milliards de dollars dans son usine de puces mémoire dynamique à accès aléatoire (DRAM) à Hiroshima au cours des prochaines années, une préfecture occidentale sur l’île principale du Japon.

Samsung de Corée du Sud a annoncé à la fin 2023 qu’elle installerait un centre de recherche et développement à Yokohama, une ville côtière près de Tokyo, estimant y dépenser 280 millions de dollars dans les cinq prochaines années.

DerDernièrement, en février 2026, la décision de TSMC de produire des puces 3 nanomètres dans sa deuxième usine de Kumamoto, sur l’île de Kyushu, a marqué une rupture qualitative dans la stratégie japonaise des semi-conducteurs.

Initialement pensée pour des nœuds intermédiaires (6–12 nm) à destination de l’automobile et des télécommunications, cette implantation bascule désormais dans le champ des technologies avancées, directement mobilisables pour l’intelligence artificielle, la robotique et les systèmes autonomes.

Pourquoi le 3 nm change la donne

La technologie 3 nanomètres est l’ancêtre direct de la technologie 2 nanomètres, dont la commercialisation est actuellement en compétition entre TSMC et Samsung. Des lignes de circuit plus fines permettent de réduire la consommation d’énergie et d’accélérer la vitesse de traitement.

Le passage au 3 nm ne relève pas d’un simple saut incrémental. Il s’agit d’un nœud “leading edge”, exigeant une maîtrise industrielle avancée (EUV, rendements élevés, supply chain ultra-spécialisée) et permettant des gains substantiels en densité de transistors, en performance et en efficacité énergétique.

Bien que TSMC produise déjà des puces encore plus avancées (2 nm) à Taïwan, le 3 nm demeure une technologie clé pour les usages IA à grande échelle.

Cette annonce doit être lue avec prudence sur le plan temporel : la montée en puissance industrielle à Kumamoto prendra plusieurs années, avec des livraisons en volume plutôt attendues vers 2028.

Le Japon ne capte donc pas l’avant-garde immédiate, mais sécurise une capacité avancée future ce qui est précisément l’horizon pertinent en matière de sécurité économique.

Kumamoto comme preuve d’efficacité industrielle

TSMC a achevé la construction de sa première usine dans la préfecture de Kumamoto en 2024, lançant ainsi la production en série de semi-conducteurs 12 nanomètres.

D’après des éléments rapportés par la presse économique asiatique, TSMC estime que ses expansions au Japon ont de meilleures chances d’atteindre le seuil de rentabilité plus tôt que certains investissements comparables aux États-Unis et en Europe, en raison d’un meilleur “fit” opérationnel : efficacité de la chaîne d’approvisionnement, intégration industrielle locale, accès aux talents, satisfaction client.

Et contrairement à d’autres environnements, le Japon dispose d’une main-d’œuvre qui comprend culturellement les exigences de la fabrication de semi-conducteurs.

Rapidus est le pari lunaire du gouvernement japonais. L’objectif est de produire en masse des puces de 2 nanomètres d’ici 2027.

Rapidus se positionnera comme une fonderie de pointe, mais ne cherchera pas à concurrencer frontalement TSMC et Samsung sur le marché des composants grand public. Elle se concentrera plutôt sur des technologies de niche spécialisées, lui permettant de justifier des prix plus élevés.

Son atout principal résidera dans sa capacité à livrer rapidement des dispositifs sur mesure à des utilisateurs finaux spécifiques. Le volume de production initial est estimé à 50 000 plaquettes par mois.

Pour situer le contexte : les puces les plus avancées fabriquées aujourd’hui au Japon sont des puces logiques en 40 nanomètres, une technologie d’environ quinze ans. Rapidus vise donc à sauter près de vingt ans de développement en cinq ans.

La rapidité et la personnalisation sont les caractéristiques clés du système de production poursuivi par Rapidus, notamment pour répondre aux besoins flexibles de domaines innovants comme l’IA.

Le processus de fabrication comprend (1) la conception du circuit, (2) le processus front-end (formation du circuit sur la plaquette), et (3) le procédé back-end (découpe, assemblage, packaging).

Comme ces procédés sont souvent répartis entre plusieurs entreprises, même des puces 3 nm peuvent nécessiter près de deux ans entre développement et production. Rapidus veut internaliser davantage (front-end et back-end) et soutenir la conception en exploitant les données industrielles du front-end, afin d’accélérer drastiquement l’itération « comme la différence entre un train classique et un train à grande vitesse ».

Pour réussir, Rapidus doit créer un cluster complet. Des organisations de R&D et des équipementiers mondiaux se positionnent déjà autour du site, afin de soutenir des domaines clés comme l’EUV et les procédés avancés.

Cela correspond à l’évolution du marché : l’ère de l’IA fragmente la demande, avec un passage des CPU généralistes vers des architectures spécifiques à un domaine (ASIC, NPU). L’avenir appartient souvent à des acteurs qui n’ont pas besoin de centaines de millions d’unités, mais d’itérations rapides et de puces spécialisées.

Le goulot d’étranglement : le talent

Le plus grand obstacle reste le capital humain. Les ingénieurs qui ont bâti la domination des années 1980 partent à la retraite, et la longue “période hivernale” du secteur a raréfié la base de compétences.

Certains analystes soulignent qu’une fab exige des centaines d’ingénieurs expérimentés, mais qu’une partie de ceux qui reviennent aujourd’hui dans l’industrie ont déjà plus de cinquante ans, car beaucoup avaient migré vers d’autres secteurs.

Rapidus tente un arbitrage : recruter des profils seniors (les “derniers avant-gardistes”) capables d’apporter un savoir tacite non écrit, tout en formant une nouvelle génération.

En parallèle, Rapidus envoie des jeunes ingénieurs se former à Albany, dans l’État de New York, dans le cadre d’une coopération avec IBM.

IBM a été à l’origine de travaux sur la technologie 2 nm Gate-All-Around (GAA), considérée comme une évolution majeure de l’architecture transistor (nanosheets) permettant un meilleur contrôle électrique que le FinFET.

La relation est symbiotique : IBM apporte de la propriété intellectuelle et des briques technologiques, le Japon cherche à réinjecter la discipline industrielle pour mettre ces innovations à l’échelle.

Le programme japonais repose aussi sur une collaboration étroite entre industrie, gouvernement et universités.

Rapidus bénéficiera du soutien du LSTC (créé fin 2022 pour coordonner la recherche japonaise sur les semi-conducteurs), appuyé par des organismes publics comme l’AIST, Riken et l’Université de Tokyo.

Les thèmes annoncés s’alignent avec les objectifs de Rapidus :

  • conception de circuits de pointe,
  • transistors GAA,
  • production de masse à délai d’exécution rapide (TAT),
  • packaging 3D,
  • matériaux avancés pour GAA et packaging,
  • formation spécialisée de chercheurs et étudiants.

Pourquoi construire à Chitose, Hokkaidō, plutôt qu’à Kyūshū (près de TSMC) ou dans le cœur industriel d’Aichi ?

Votre texte met en avant quatre facteurs structurants :

  • Eau : les fabs consomment énormément d’eau ultra-pure. Hokkaidō dispose de réserves abondantes et de sources adaptées, offrant une “prime de sécurité” dans un monde plus contraint hydriquement.
  • Électricité : une fab 2 nm exige une énergie de base stable. Hokkaidō combine des options (éolien/solaire, potentiel géothermique, et débat local autour de capacités pilotables).
  • Logistique et talents : proximité de Sapporo et d’un aéroport international facilitant l’aller-retour d’ingénieurs, d’équipementiers et de clients.
  • Sécurité : éloignement relatif des points chauds immédiats en Asie de l’Est, et accent sur la protection des infrastructures critiques (votre texte souligne même la proximité d’une base aérienne, comme signal de sécurisation physique).

Conclusion : une renaissance par la résilience

En définitive, la renaissance japonaise des semi-conducteurs n’est pas une tentative nostalgique de recréer les volumes des années 1980. C’est une évolution stratégique adaptée à la réalité des années 2020 : la résilience remplace l’efficacité comme vertu première.

Le Japon a pivoté de l’assemblage final vers la maîtrise des intrants et des goulots d’étranglement de la chaîne mondiale, puis tente désormais avec Rapidus de “boucler la boucle” en revenant sur la fabrication avancée.

Le succès de Rapidus se mesurera commercialement, mais sa logique profonde est aussi géopolitique : réduire les risques, recréer une capacité souveraine, et repositionner le pays sur la prochaine vague d’innovation (IA, calcul haute performance, systèmes autonomes), tout en assumant une trajectoire risquée, coûteuse, et encore incertaine.

Le récit selon lequel le Japon a “perdu la guerre des semi-conducteurs” était prématuré : il jouait un jeu plus long, plus discret et le monde recommence à valoriser exactement ce qu’il offre.

Sources :

TSMC va produire des puces 3 nm au Japon (Kumamoto)

Rapidus et l’objectif des puces 2 nm

Analyse externe sur Rapidus

Informations générales sur l’industrie japonaise des semi-conducteurs